The design features of output cascade of CMOS of integrated circuits with SOI-structure

Authors

  • Ігор Тимофійович Когут Прикарпатський національний університет імені Василя Стефаника вул. Шевченка, 57, м. Івано-Франківськ, 76025, Ukraine
  • Віктор Володимирович Довгий Прикарпатський національний університет імені Василя Стефаника вул. Шевченка, 57, м. Івано-Франківськ, 76025, Ukraine
  • Віктор Іванович Голота Прикарпатський національний університет імені Василя Стефаника вул. Шевченка, 57, м. Івано-Франківськ, 76025, Ukraine

DOI:

https://doi.org/10.15587/1729-4061.2011.2338

Keywords:

SOI structure, SOI Bi-CMOS cascade, double control

Abstract

In this paper design features of output cascades for integrated circuits and micro systems-on-chip with silicon-on-insulator structures (SOI) and fabricated by traditional CMOS process and with the use of double control by connecting to the under channels areas in SOI  MOS transistors are investigated

Author Biographies

Ігор Тимофійович Когут, Прикарпатський національний університет імені Василя Стефаника вул. Шевченка, 57, м. Івано-Франківськ, 76025

Доктор технічних наук, доцент, професор

Кафедра радіофізики і електроніки

Віктор Володимирович Довгий, Прикарпатський національний університет імені Василя Стефаника вул. Шевченка, 57, м. Івано-Франківськ, 76025

Кафедра радіофізики і електроніки

Віктор Іванович Голота, Прикарпатський національний університет імені Василя Стефаника вул. Шевченка, 57, м. Івано-Франківськ, 76025

Кандидат технічних наук.

Доцент

Кафедра радіофізики і електроніки

References

  1. Використання біполярного ефекту при подвійному управління в матричних КМОН КНІ приладних структурах : матеріали 12-ої міжн. конф. ФТТПІН, 18-23 травня 2009, м. Івано-Франківськ / ред. : Д. Фреїк – м. Івано-Франківськ, “Плай” ЦІТ. – с. 195-197.
  2. A high-speed domino CMOS full adder driven by a new unified-BiCMOS inverter / Circuit and system 2005, ISCAS2005, 25-26 May 2005. – P. 452-455.
  3. Інвертор на основі структур «кремній-на-ізоляторі» : пат. № 7677 Україна, МПК: 7 H01L27/12, H03K19/0948 / Дружинін А. О., Когут І. Т., Павлиш В. А., Ховерко Ю. М. Заявник Львів, нац. унів. “Львівська політехніка”; заяв. 17.04.2004; опубл. 15.07.2005; Бюл. №7. – 4 с.
  4. Эннс, В. И. Проектирование аналоговых КМОП микросхем. Краткий справочник разработчика / В. И. Эннс, Ю. М. Кобзев; под ред. В. И. Эннса. – М.: Горячая линия. – Телеком. – 2005. – 454 с.

How to Cite

Когут, І. Т., Довгий, В. В., & Голота, В. І. (2012). The design features of output cascade of CMOS of integrated circuits with SOI-structure. Eastern-European Journal of Enterprise Technologies, 6(9(54), 24–27. https://doi.org/10.15587/1729-4061.2011.2338

Issue

Section

Information and controlling system